???jsp.display-item.identifier???
https://repositorio.unipampa.edu.br/jspui/handle/riu/151
???org.dspace.app.webui.jsptag.ItemTag.full???
???org.dspace.app.webui.jsptag.ItemTag.dcfield??? | ???org.dspace.app.webui.jsptag.ItemTag.value??? | ???org.dspace.app.webui.jsptag.ItemTag.lang??? |
---|---|---|
dc.contributor.advisor1 | Ramos, Fábio Luís Livi | - |
dc.creator | Garrido, Rafael Vianna | - |
dc.date.accessioned | 2015-03-06T22:35:30Z | - |
dc.date.available | 2015-03-06T22:35:30Z | - |
dc.date.issued | 2015-01-28 | - |
dc.identifier.uri | http://dspace.unipampa.edu.br/jspui/handle/riu/151 | - |
dc.description.abstract | This work aims to develop a DMA (Direct Memory Access) controller in VHDL (VHSIC Hardware Description Language) language with focus on high data throughput. The DMA is subsequently integrated into a system consisting of a parameterized RAM (Random-access Memory) memory controller, with feature of data interleaving, and an I/O (In/Out Data) device controller which are also developed by author in VHDL language. The project is developed using Altera Quartus II and Altera ModelSim softwares. A DMA controller performs data transfers between memory controller and I/O device is obtained as final result of this work. | en |
dc.language.iso | pt_BR | pt_BR |
dc.publisher | Universidade Federal do Pampa | - |
dc.subject | DMA | pt_BR |
dc.subject | VHDL | pt_BR |
dc.subject | interleaving de dados | pt_BR |
dc.subject | Alta vazão de dados | pt_BR |
dc.subject | Memory interleaving | en |
dc.subject | High data throughput | en |
dc.title | Projeto de um Controlador de DMA de Alta Vazão para Transferência de Dados | pt_BR |
dc.type | Trabalho de Conclusão de Curso | pt_BR |
dc.subject.cnpq | CNPQ::ENGENHARIAS | - |
dc.description.resumo | Este trabalho tem como objetivo desenvolver um controlador de DMA (Direct Memory Access - Acesso Direto à Memória) em linguagem VHDL (VHSIC Hardware Description Language - Linguagem de Descrição de Hardware VHSIC) com foco em alta vazão de dados. O DMA é integrado posteriormente a um sistema composto por uma controladora de memória RAM (Random-access Memory - Memória de Acesso Aleatório), parametrizável, com o recurso de interleaving de dados e um controlador de dispositivo de E/S (Entrada e Saída de Dados), os quais também são desenvolvidos pelo autor em linguagem VHDL. O projeto é desenvolvido com o auxilio dos softwares Altera Quartus II e Altera ModelSim. Ao final do trabalho obteve-se um controlador de DMA que realiza transferências de dados entre uma controladora de memória e um dispositivo de E/S. | - |
dc.publisher.department | Campus Bagé | - |
???org.dspace.app.webui.jsptag.ItemTag.appears??? | Engenharia de Computação |
???org.dspace.app.webui.jsptag.ItemTag.files???
???org.dspace.app.webui.jsptag.ItemTag.file??? | ???org.dspace.app.webui.jsptag.ItemTag.description??? | ???org.dspace.app.webui.jsptag.ItemTag.filesize??? | ???org.dspace.app.webui.jsptag.ItemTag.fileformat??? | |
---|---|---|---|---|
06200174 .pdf | 1.54 MB | Adobe PDF | ???org.dspace.app.webui.jsptag.ItemTag.view??? |
???jsp.display-item.copyright???